# Kombinasyonal lojik devre tasarımı

# Kombinasyonal Lojik devreler

- Lojik (Mantık) devreleri de denilen Sayısal devreler iki ana kategoride incelenir. Bunlar kombinasyonal (Birleşimsel) ve Ardışıl devreler olarak isimlendirilir. Kombinasyonal devrelerde çıkış, sadece girişin fonksiyonu olduğu halde,
- Ardışıl devrelerde çıkış hem girişin, hem de çıkışın daha önceki zamanlardaki değerlerinin fonksiyonudu



a) Kombinasyonal Lojik Devre



b)Ardışıl Lojik Devre

- Kombinasyonal lojik devre tasarlamak demek, problemin sözlü anlatımından hareket edilerek tanım tablosunu oluşturmak, tanım tablosundan fonksiyon denklemini (Lojik ifadeyi, deyimi) elde etmek, fonksiyon denklemini indirgeyerek en az elemanla devreyi oluşturacak hale getirmek, bu denklemi sağlayan lojik şemayı çizmek demektir.
- Lojik Şeması elde edilmiş devre artık, mantıksal bağlaçlarla gerçekleştirilebilir haldedir.
- Bu işlemlerin doğru ve etkili bir biçimde yapılması için mantık matematiğini, tanımlarını, teoremlerini, işlemlerini yerine getiren bağlaç yapılarını iyi anlamak gerekir.

## Mantıksal İşlemlerin Gerçekleştirilmesi AND bağlaçları





# OR Bağlacı



# DEĞİL Bağlacı



# NAND, NOR bağlacı



#### Tanım tablosu, Fonksiyon denklemi ve Şematik gösterim arasındaki ilişki

| apı tipi                           | I.Form                                                                                          | II.Form                                                                                                          | III.Form                                                                                                                           |                                           |
|------------------------------------|-------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|
| VE KAPISI<br>(AND GATE)            | A S = A . B                                                                                     | A B S                                                                                                            | $\begin{array}{c} A \longrightarrow S \\ B \longrightarrow S = A \cdot B = \overline{A + B} \end{array}$                           | A B S<br>0 0 0<br>0 1 0<br>1 0 0<br>1 1 1 |
| VEYA KAPISI<br>(OR GATE)           | $\begin{array}{c} A \\ B \\ \hline \\ S = A + B \end{array}$                                    | $S = A \cdot B$ $A \longrightarrow S$ $B \longrightarrow S$                                                      | $A \longrightarrow S$ $S = A + B = \overline{A \cdot B}$                                                                           | A B S 0 0 0 0 0 1 1 1 1 0 1               |
| DEĞÐLKAPISI<br>(OR GATE)           | $A \longrightarrow S = \overline{A}$                                                            | $S = A + B$ $A \longrightarrow S$ $S = \overline{A}$                                                             | $A \longrightarrow S$ $S = \overline{A}$                                                                                           | 1 1 1<br>A S<br>0 1<br>1 0                |
| VE-DEĞÐL<br>(NAND GATE)            | Å → → S S - X · B                                                                               | $ \begin{array}{c} A \longrightarrow D \longrightarrow S \\ B \longrightarrow \overline{A \cdot B} \end{array} $ | $\begin{array}{c} A \longrightarrow S \\ B \longrightarrow S \end{array}$ $S = \overline{A \cdot B} = \overline{A} + \overline{B}$ | A B S 0 0 1 0 1 1 1 1 1 0 1 1 1 0         |
| VEYA-DEĞÐL<br>KAPISI<br>(NOR GATE) | $A \longrightarrow S$ $A \longrightarrow S$ $B \longrightarrow S = \overline{A + B}$            | $ \begin{array}{c} A \longrightarrow S \\ B \longrightarrow \overline{A + B} \end{array} $                       | $A = S$ $S = \overline{A} + \overline{B} = \overline{A} \cdot \overline{B}$                                                        | A B S 0 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0   |
| ÖZEL-OR<br>(EX-OR)                 | $\begin{array}{c} A \\ B \\ \end{array}$ $S = A \oplus B$ $S = A \overline{B} + \overline{A} B$ |                                                                                                                  |                                                                                                                                    | A B S 0 0 0 0 0 1 1 1 1 1 0 1 1 1 0       |
| ÖZEL-NOR<br>(EX-NOR)               | A B S = A $\Theta$ B S = A B + $\overline{A}$ $\overline{B}$                                    |                                                                                                                  |                                                                                                                                    | A B S 0 0 1 0 1 0 1 0 0 1 1 1 1 1         |

- Sayısal sistemlerde mantıksal işlemlere karşılık gelen semboller değişik standartlarda tarif edilmişlerdir.Bundan sonra fonksiyon denklemlerinin şematik olarak gösterilmesi için bu semboller kullanılacaktır.
- Günümüzde sayısal elektronik disiplininde yukarıdaki sembollerle açıklanan mantıksal işlemleri gerçekleştiren birçok sayısal entegre devre ailesi mevcuttur. Küçük Çaplı Entegre devrelerde en çok kullanılan Transistör-Transistör Lojiği (TTL) ailesinden bir NAND bağlacının iç yapısı Şekilde verilmiştir.



- elimizde bir fonksiyon denklemi varsa bu denklemi şematik olarak göstermek için, ilgili işlem sembollerini denklemi sağlamak için uygun bir şekilde birbirine bağlarız.
- Burada, tanım tablosu ve fonksiyon denklemi verilen bir problemin lojik sembolleri kullanarak şematik gösterimini bir örnekle açıklayalım. Şekilde görüldüğü gibi tanım tablosunu sağlayan fonksiyon denkleminin kısaltılmış şekli F = X +Y'.Z dir.
- Bu mantıksal eşitlikte 1 adet değil, 1 adet 2 girişli VE, 1 adet 2 girişli VEYA bağlacına gerek vardır. Denklemi gerçekleştiren lojik şema bunların uygun şekilde biri birine bağlanmasıyla oluşturulmuştur.
- Aslında problemin tanımı için tanım tablosu yeterlidir. Fonksiyon denklemi ve lojik şema gerçekleştirme aşaması için önemlidir. Bunların hepsi birden bir kombinasyonal (Birleşimsel) lojik devrenin tasarım ve gerçekleştirme aşamasıdır.

| XYZ   | F = X + Y'.Z | Lojik ( Mantık) Şema |
|-------|--------------|----------------------|
| 0 0 0 | 0            | X                    |
| 0 0 1 | 1            | A .                  |
| 0 1 0 | 0            |                      |
| 0 1 1 | 0            |                      |
| 1 0 0 | 1            |                      |
| 1 0 1 | 1            |                      |
| 1 1 0 | 1            |                      |
| 1 1 1 | 1            |                      |

#### Kombinasyonal Lojik devrelerin analizi

 Kombinasyonal lojik devrelerinin analizi, lojik şemadan yola çıkarak, tanım tablosunu ve fonksiyon denklemini elde etmektir. Kısaca Lojik şeması verilen devrenin ne işe yaradığının sistematik olarak açıklanması işlemidir.

#### 1-Literal Analiz:

Literal, devredeki değişkenlerin ve değillerinin her birine denir. Bu tür analizde, giriş değişkenlerinin oluşturduğu her bir farklı sözcük için şematik devrede sembollerin giriş ve çıkışları, devre girişinden çıkışına kadar değerlendirilerek çıkış değeri elde edilir. n tane giriş değişkeni için olabilecek 2n tane giriş sözcüğü için bu izleme yapılır. Şematik devre yardımıyla sadece tanım tablosu elde edilebilir. Şekil4.8'de 3 girişli bir devre örneği görülmektedir.



| Α | В | С | Z |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | х |
| 0 | 1 | 0 | х |
| 0 | 1 | 1 | Х |
| 1 | 0 | 0 | Х |
| 1 | 0 | 1 | х |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

## Sembolik Analiz

 Bu tür analizde, lojik şemada girişten itibaren her tabakadaki bağlaçların çıkış denklemleri yazılır. Girişten uygulanan her bir sözcük için bu denklemlerin ve sonuç için oluşturulan denklemin aldığı değerler hesaplanarak, hem fonksiyon denklemi, hem de tanım tablosu elde edilmiş olur. Şekil 4.9'da şematik devre bundan elde edilen tanım tablosu ve fonksiyon denklemi görülmektedir.



| Α | В | С | C | A.C | B.C | $Z = A.\overline{C} + B.C$ |
|---|---|---|---|-----|-----|----------------------------|
| 0 | 0 | 0 | 1 | 0   | 0   | 0                          |
| 0 | 0 | 1 | 0 | 0   | 0   | 0                          |
| 0 | 1 | 0 | 1 | 0   | 0   | 0                          |
| 0 | 1 | 1 | 0 | 0   | 1   | 1                          |
| 1 | 0 | 0 | 1 | 1   | 0   | 1                          |
| 1 | 0 | 1 | 0 | 0   | 0   | 0                          |
| 1 | 1 | 0 | 1 | 1   | 0   | 1                          |
| 1 | 1 | 1 | 0 | 0   | 1   | 1                          |

## Kombinasyonal Lojik devrelerin tasarımı

- 1-Problemin sözle anlatılması: Burada hiçbir belirsiz durumun kalmamasına dikkat edilmelidir. Her bir durum için devrenin nasıl davranacağı net bir biçimde açıklanmalıdır.
- 2-Tanım tablosunun oluşturulması: Sözle anlatımdan yola çıkarak giriş değişkenlerinin belirlenmesi ve her bir giriş kombinasyonu (sözcüğü) için tarif edilen çıkış veya çıkışlar değerlerinin sonuç sütununda belirlenmesi.
- 3- Fonksiyon denkleminin elde edilmesi ve indirgenmesi: Tanım tablosunu kullanarak, fonksiyon denklemi tam açılım şeklinde kanonik formlardan birinde elde edilir. Belirlenmiş kriterlere göre indirgenir ve/veya kullanılacak bağlaçlara göre optimize edilir.
- 4- Lojik Şemanın Çizimi: Elde edilmiş, kısaltılmış ve optimize edilmiş fonksiyon denklemi, lojik bağlaçlar kullanılarak ifade edilir.Bu aşamada tasarımın büyük bölümü tamamlanmıştır.
- 5-Lojik şemanın test edilmesi: Optimize edilmiş denkleme göre çizilmiş lojik şema, analiz yöntemleriyle test edilerek tanım tablosunu doğruladığının sağlaması yapılır.
- 6- Teknolojik Gerçekleştirme: Tasarlanan devre, seçilen lojik familyasından entegre devre bağlaçlar kullanılarak gerçekleştirilir. Bu aşamada, kullanılacak lojik familyanın seçim

- Yukarıdaki adımlara göre elde edilen kombinasyonal lojik devreler 3 tiptir.
- 1- Çok girişli, tek çıkışlı bütünüyle tanımlanmış devreler: Giriş değişkenleri 1'den fazladır. Tek bir çıkışı vardır. Devrenin alabileceği durumlar için çıkış tanımlanmıştır.
- 2- Çok girişli, çok çıkışlı devreler bütünüyle tanımlanmış devreler: Bu devrelerin giriş değişkenleri ve çıkışları 1'den fazla olup, devrenin alabileceği giriş durumları için çıkışlar tanımlanmıştır.
- 3-Bütünüyle tanımlanmamış lojik devreler: Bu devreler tek çıkışlı veya çok çıkışlı olabilir. Devre girişindeki olabilecek kombinasyonlardan bazıları için çıkış tanımlanmamıştır. Giriş kombinasyonlarından hiçbir zaman oluşmayacaklar için veya devre çıkışının önemsiz olduğu giriş kombinasyonları için tanımlama yapılmayabilir. Bu şekildeki tanımlanmamış kombinasyonlar

## Örnek1

Problemin sözle ifadesi.

Girişine uygulanan 3 bitlik sayıların 1,2,3,4 olduğu durumlarda çıkışı 1 olan çok girişli, tek çıkışlı kombinasyonal lojik devreyi tasarlayınız.



| X | y | Z | Ç | Minterim               | Maksterim |
|---|---|---|---|------------------------|-----------|
| 0 | 0 | 0 | 0 | x'y'z'                 | x+y+z     |
| 0 | 0 | 1 | 1 | x'y'z                  | x+y+z     |
| 0 | 1 | 0 | 1 | <b>x</b> 'y <b>z</b> ' | $x+y^2+z$ |
| 0 | 1 | 1 | 1 | x'y z                  | x+y'+z'   |
| 1 | 0 | 0 | 1 | x y'z'                 | x'+y+z    |
| 1 | 0 | 1 | 0 | <b>x</b> 'y <b>z</b> ' | x'+y+z'   |
| 1 | 1 | 0 | 0 | xyz'                   | x'+y'+z   |
| 1 | 1 | 1 | 0 | хух                    | x'+y'+z'  |

#### Fonksivon denkleminin elde edilmesi ve indiraenmesi:

Fonksiyon denklemi 2 farklı standart form'da elde edilebilir. Denklemi 1'li açılıma göre yazmak için, sonucu 1 olan minterim'ler alınıp kendi aralarında VEYA bağlacı ile bağlanır.

• 
$$C1(x,y,z) = \sum_{m} 1,2,3,4 = x'y'z + x'y z' + x'y z + x y'z'$$

- Oluşturulan bu denklemde her terimde bütün değişkenlerin kendileri veya değilleri mevcuttur. Buna tam açılım şekli denir. Denklem bu durumda indirgenmemiş (Kısaltılmamış) haldedir.
- Yukarıdaki denklem, tanım tablosunun en açık ifadesi olmasına karşılık gerçekleştirilme açısından en pahalı olanıdır. Çünkü Literal sayısı, bağlaç ve bağlaç giriş sayısı bakımından en fazla olan denklem kısaltılmamış denklemdir.
- Fonksiyon denklemlerinin optimizasyonu bir sonraki konuda açıklanacaktır. Burada denklemin kısaltılması teoremler yardımıyla yapılacaktır.

$$C_1(x,y,z) = x'y'z + x'y z' + x'y z + x y'z'$$
  
=  $x'y'z + x'y (z' + z) + x y'z'$   
=  $x'y'z + x'y + x y'z'$   
=  $x'(y+y'z) + x y'z'$   
=  $x'(y+z) + x y'z'$   
=  $x'y + x'z + x y'z'$ 



- Aynı problem için 0'lı açılıma göre denklemini oluşturmak için;
- Tanım tablosunda sonucu 0 olan sözcüklerden Maksterimler oluşturularak kendi aralarında VE bağlacı ile bağlanmalıdırlar.

$$\mathbf{C0}(\mathbf{x},\mathbf{y},\mathbf{z}) = \prod_{M} 0.5.6.7$$
  
=(x+y+z).(x'+y+z').(x'+y'+z).(x'+y'+z')

 Denklemin bu hali tam açılım şeklidir. Bu denklem teoremler kullanılarak kısaltılırsa;

$$\begin{aligned}
& \zeta_0(x,y,z) = (x+y+z).(x'+y+z').(x'+y'+z).(x'+y'+z') \\
& \zeta_0(x,y,z) = (x.x'+x.y+x.z'+y.x'+y.y+y.z'+z.x'+z.y+z.z') \\
& \cdot (x'.x'+x'.y'+x'.z'+y'.x'+y'.y'+y'.z'+z.x'+z.y'+z.z') \\
& = (0+y(x+x'+1+z'+z)+xz'+z.x').(x'(1+y'+z'+y'+z)+y'(1+z'+z)) \\
& = (y+x.z'+z.x').(x'+y') = y.x'+y.y'+x.z'.x'+x.z'.y'+z.x'.x'+z.x'.y' \\
& = x'.y+0+0+x.z'.y'+z.x'+z.x'+z.x'.y'=x'.y+x'.z.(1+y)+x.z'.y' \\
& = x'.y+x'.z+x.y'.z'=x'.(y+z)+x.(y'.z')=(x+(y+z)).(x'+y'.z') (T.11) \\
& = (x+y+z).(x'+y').(x'+z')
\end{aligned}$$



### Örnek 2.

- Problemin sözle anlatımı: Birer bitlik iki binary sayıyı alt basamaktan gelebilecek elde bit'inide göz önüne alarak toplayıp sonucu ve oluşabilecek elde biti çıkışını veren tam toplayıcı devreyi tasarlayınız.
- Bu örnek, çok girişli çok çıkışlı bir devre problemidir.

an : A sayısının n.biti bn : B sayısının n.biti

<sup>e</sup>n-1:n-1. basamaktan gelen elde

<sup>e</sup>n+1: n.basamaktaki toplamadan üst basamağı

gönderilecek elde biti.

Sn : n. bitlerin toplanmasından oluşan sonuç.



#### <u>Tanım tablosunun olusturulması ve cıkıs denklemleri.</u>:

 Problem 3 girişli 2 çıkışlı bir devreyle çözülür. Binary sayılardaki toplama kuralı göz önünde tutularak, tanım tablosunda iki çıkış sütünundan s<sub>n,</sub> n.basamaktaki toplama sonucunu, e<sub>n+1</sub> ise üst basamağa gönderilecek elde bitini oluşturmak içindir.

| an | <b>b</b> <sub>n</sub> | e <sub>n-1</sub> | Sn | $e_{n+1}$ |
|----|-----------------------|------------------|----|-----------|
| 0  | 0                     | 0                | 0  | 0         |
| 0  | 0                     | 1                | 1  | 0         |
| 0  | 1                     | 0                | 1  | 0         |
| 0  | 1                     | 1                | 0  | 1         |
| 1  | 0                     | 0                | 1  | 0         |
| 1  | 0                     | 1                | 0  | 1         |
| 1  | 1                     | 0                | 0  | 1         |
| 1  | 1                     | 1                | 1  | 1         |

Her bir çıkış denklemini bulmak için, giriş kombinasyonaları ile, ilgili çıkış sütunu göz önüne alınır.  $S_n$  çıkışı, 1'li açılıma göre;

$$S_n = a_n'.b_n'.e_{n-1} + a_n'.b_n.e_{n-1}' + a_n.b_n'.e_{n-1}' + a_n.b_n.e_{n-1}$$

 $e_{n+1}$  çıkışı ise;

$$\begin{split} e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.b_n \text{'}.e_{n-1} + a_n.b_n.e_{n-1} \text{'} + a_n.b_n.e_{n-1} \\ e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.b_n \text{'}.e_{n-1} + a_n.b_n.(e_{n-1} \text{'} + e_{n-1}) \\ e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.b_n \text{'}.e_{n-1} + a_n.b_n \\ e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.(b_n \text{'}.e_{n-1} + b_n) \\ e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.(e_{n-1} + b_n) \\ e_{n+1} &= a_n \text{'}.b_n.e_{n-1} + a_n.e_{n-1} + a_n.b_n \\ e_{n+1} &= a_n.e_{n-1} + b_n.(a_n + a_n \text{'}.e_{n-1}) \\ e_{n+1} &= a_n.e_{n-1} + b_n.(a_n + e_{n-1}) \\ e_{n+1} &= a_n.e_{n-1} + a_n.b_n + b_n.e_{n-1} \end{split}$$

# Problemin Lojik Şeması

$$S_{n} = a_{n}' \cdot b_{n}' \cdot e_{n-1} + a_{n}' \cdot b_{n} \cdot e_{n-1}' + a_{n} \cdot b_{n}' \cdot e_{n-1}' + a_{n} \cdot b_{n} \cdot e_{n-1}$$

$$e_{n+1} = a_{n} \cdot e_{n-1} + a_{n} \cdot b_{n} + b_{n} \cdot e_{n-1}$$



## Örnek 3.

 Problemin sözle anlatımı: Girişine uygulanan BCD kodlanmış 4 bitlik sözcüklerden, içerisinde lojik 1 sayısı çift olan kombinasyonlarda çıkışı 1 olan kombinasyonal devreyi tasarlayınız.

#### <u>Tanım tablosunun olusturulması ve cıkıs denklemleri</u>

- Girişler, BCD kodlanmış rakam sözcükleri olduğundan, devrenin girişine 10 farklı 4 bitlik sözcük uygulanabilir.
- Girişte diğer 6 farklı durum oluşmayacağından bütünüyle tanımlanmamış fonksiyon şeklinde düşünülecektir.
- Girişte oluşmayacak kombinasyonlar için tanım tablosunun çıkışında Keyfi (K– 0 veya 1 olabilir) değerler alınabilir.

| A | В | C | D | S |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | K |
| 1 | 0 | 1 | 1 | K |
| 1 | 1 | 0 | 0 | K |
| 1 | 1 | 0 | 1 | K |
| 1 | 1 | 1 | 0 | K |
| 1 | 1 | 1 | 1 | K |

- 1'li açılıma göre denklemi yazmak istersek, minterimlerin sayısının az olması için Keyfi (K) değerleri 0 alınır. Buna göre denklem;
- $S=\sum_{m} 0.3.5.6.9$ =A'.B'.C'.D'+A'.B'.C.D+A'.B.C'.D+A'.B.C.D'+A.B'.C'.D
- Bu denklem kısaltılamaz. Bunu sağlayan lojik şema aşağıdadır.

